SFG-1003波形信號發生器產品簡介成本DDS技術(shu)和FPGA芯片設計頻(pin)(pin)率(lv)范圍:0.1Hz~3MHz高頻(pin)(pin)率(lv)精確度:±20ppm高頻(pin)(pin)率(lv)穩定度:±20ppm頻(pin)(pin)率(lv)分辨率(lv):100mHz低正弦波失(shi)真度:-55dBc,0.1Hz~200kHz
更新時(shi)間:2018-08-02
SFG-1003波形信號(hao)發生器產品簡(jian)介(jie)
成本DDS技術和(he)FPGA芯片設計頻(pin)率范圍:0.1Hz~3MHz高(gao)頻(pin)率精(jing)確度(du):±20ppm高(gao)頻(pin)率穩定度(du):±20ppm頻(pin)率分辨率:100mHz低正弦波(bo)失真(zhen)度(du):-55dBc,0.1Hz~200kHz
產品概(gai)述
DDS技術和FPGA芯片設(she)計頻(pin)率范圍:0.1Hz~3MHz高(gao)頻(pin)率精確度:±20ppm高(gao)頻(pin)率穩定度:±20ppm頻(pin)率分辨(bian)率:100mHz低正弦(xian)波失真度:-55dBc,0.1Hz~200kHz
SFG-1003波形(xing)信號發生(sheng)器(qi)產品特點
DDS 技術(shu)和 FPGA 芯片設計
頻(pin)率范圍:0.1Hz~3MHz
高(gao)頻率精確(que)度: ± 20ppm
高頻率(lv)穩定度: ± 20ppm
頻率分(fen)辨率 :100mHz
低正弦波失(shi)真度:-55dBc,0.1Hz~200kHz
SFG-1000 系列, 是根據DDS(直接(jie)數(shu)字合成技術(shu))和(he)FPGA芯片設計的(de)具(ju)有高精(jing)確度和(he)高穩定(ding)度輸出的(de)函數(shu)信號發生器。SFG-1000系列3MHz的(de)頻(pin)率(lv)范(fan)圍(wei)以及正弦波、方波、三(san)角波和(he)TTL輸出的(de)特(te)性為測(ce)試提(ti)供(gong)高*。DDS技術(shu)為需要精(jing)確的(de)信號源測(ce)量的(de)用戶提(ti)供(gong)了合理(li)的(de)價格。 |
SFG-1003波形信號發生器選型指南
主要規格 | |
輸出波形 | 正弦波, 方波(bo), 三角波 |
頻率范圍 | 0.1Hz~3MHz |
頻率范圍(wei) | 0.1Hz~1MHz |
頻率分(fen)辨率 | 0.1Hz |
頻率穩(wen)定度 | ± 20 ppm |
頻率精確度 | ± 20 ppm |
頻率(lv)老化率(lv) | ± 5 ppm /年(nian) |
幅(fu)度(du)范圍 | 10Vp-p (50Ω負載) |
輸出(chu)阻(zu)抗 | 50Ω±10% |
衰減器 | -40dB±1dB×1 |
直流偏移(yi) | <-5V~>+5V(50Ω負(fu)載) |
占空比控(kong)制范圍(wei) | 25% to 75% below 1MHz (方波適用) |
顯示(shi)器(qi) | 6-位 LED 顯示 |
輸出控制 | 開關(guan)切換 |
正弦波 | |
諧波(bo)失(shi)真 | 規(gui)格應用于電平至 |
平坦(tan)度(du) | <±0.3dB, 0.1Hz ~ 1MHz |
三角(jiao)波 | |
線性度 | ≧98%,0.1Hz~100kHz;≧95%,100kHz~1MHz |
方波 | |
對(dui)稱性(xing) | 5% 周期 +4ns to 0.1Hz~100kHz |
上升/下(xia)降時間 | ≦100ns 在輸出. (50Ω負載) |
TTL 輸出 | |
電平(ping) | ≧3Vpp |
扇出 | 20 TTL 負載(zai) |
上升/下降時間(jian) | ≦25ns |
總體 | |
操作環境 | 室內使用, 海拔~ 2000m |
電源(yuan) |
|
| AC 240V/220V/110V±10%, 50/60Hz |
存放(fang)環境 | |
溫度 | -10℃ ~ 70℃ |
濕度 | 70% () |
附件(jian) | |
| 操作手冊 × 1 |
體積和重(zhong)量(liang) | 251(W)×91(H)×291(D) mm |